ЭЛЕКТРОНИКА АВТОМОБИЛЬНЫХ СИСТЕМ УПРАВЛЕНИЯ



         

УСТРОЙСТВА ЗАЩИТЫ ЭЛЕКТРОННЫХ СИСТЕМ УПРАВЛЕНИЯ ОТ АВАРИЙНЫХ РЕЖИМОВ - часть 4


Рис. 42. Схема устройства защиты от непредусмотренного одновременного вклю­чения транзисторов коммутации нагрузки на базе операционного усилителя DA1

Коммутирующими элементами системы управления являются транзисторы VT1, VT2, VT3 и VT4, выходы которых через дели­тели напряжения связаны с входами логических элементов уст­ройства контроля. При нормальной работе системы управления включен только какой-либо один из этих транзисторов, и только на коллекторе данного транзистора появляется напряжение. На коллекторах остальных транзисторов напряжение равно прак­тически нулю. Благодаря этому напряжение с уровнем «логиче­ской 1» может быть подведено только к какому-либо одному из входов логических элементов устройства контроля, и, следова­тельно, на всех выходах данных логических элементов и входе А элемента DD2.4 напряжение имеет уровень, равный «логиче­ской 1».

При таком уровне напряжения на входе А напряжение на вы­ходе Г триггера имеет низкий уровень, в результате чего блок отключения питания БОП не приводится в действие, и транзистор VTO остается во включенном состоянии.

Если же по какой-либо причине происходит одновременное включение двух транзисторов, то по крайней мере у одного из логических элементов коммутирующего устройства напряжение с уровнем «логической 1» подводится одновременно к обоим его входам. Следствием этого является появление напряжения низ­кого уровня на выходе данного логического элемента и на входе Л триггера. Таким образом, триггер перебрасывается в состояние с напряжением на его выходе Г, равным уровню «логической 1». Это, в свою очередь, приводит к срабатыванию блока БОП, вызы­вающему выключение транзистора VTO, т. е. к отключению всех потребителей от источника питания.

Для возврата схемы в исходное положение необходимо подать короткий импульс с уровнем «логического 0» на вход Б триггера, что реализуется при замыкании контактов выключателя S2.

Схема устройства, выполненного на базе элемента аналоговой схемотехники — операционного усилителя DA1, представлена на рис. 42. Напряжение на инвертирующем входе 4 операционного усилителя с помощью резисторов R5 и R6 устанавливается на уровне, превышающем напряжение, подводимое к неинвертирую­щему входу 5 усилителя при включении какого-либо одного из транзисторов VT1, VT2, VT3 или VT4. При этом напряжение на выходе 10 операционного усилителя имеет низкий уровень, благо­даря чему не включается блок БОП, и транзистор VTO остается включенным.




Содержание  Назад  Вперед